LVCMOS
Niskonapięciowy komplementarny półprzewodnik z tlenku metalu ( LVCMOS ) to niskonapięciowa klasa cyfrowych układów scalonych technologii CMOS .
Przegląd
Aby uzyskać lepszą wydajność i niższe koszty, producenci półprzewodników zmniejszają geometrię układów scalonych. Z każdą redukcją należy również zmniejszyć związane z tym napięcie robocze, aby zachować te same podstawowe właściwości operacyjne tranzystorów. JEDEC ( Joint Electron Device Engineering Council ) określiła standardy napięcia zasilania i interfejsu LVCMOS dla zmniejszających się napięć dla poziomów logiki cyfrowej niższych niż 5 woltów .
Wolty logiczne |
Tolerancja woltów |
Procent tolerancji |
Odniesienia i uwagi |
---|---|---|---|
5,0 V | +/-0,5 V | +/-10,0% | TTL , a nie LVCMOS |
3,3 V | +/-0,3 V | +/-9,09% | JESD8C.01 |
2,5 V | +/-0,2 V | +/-8,00% | JESD8-5A.01 JESD80 |
1,8 V | +/-0,15 V | +/-8,33% | JESD8-7A JESD76 |
1,5 V | +/-0,1 V | +/-8,33% | JESD8-11A.01 JESD76-3 |
1,2 V | +/-0,1 V | +/-8,33% | JESD8-12A.01 JESD76-2 |
1,0 V | +/-0,1 V | +/-8,33% | JESD8-14A.01 |
0,9 V | +/-0,045 V | +/-5,00% | |
0,8 V | +/-0,04 V | +/-5,00% | |
0,7 V | +/-0,05 V | +/-7,14% |
Kategorie: