Pamięć RAM XDR2
XDR2 DRAM był proponowanym rodzajem dynamicznej pamięci o dostępie swobodnym oferowanym przez firmę Rambus . Został ogłoszony 7 lipca 2005 r., a Rambus zaprojektował XDR2 jako ewolucję specyfikacja została opublikowana 26 marca 2008 r. i następcę XDR DRAM .
XDR2 DRAM jest przeznaczony do użytku w wysokiej klasy kartach graficznych i sprzęcie sieciowym.
Jako firma zajmująca się półprzewodnikami fabless , Rambus tworzy tylko projekt; musi zawrzeć umowy z producentami pamięci, aby produkować układy XDR2 DRAM, a zainteresowanie tym jest zauważalne.
Zmiany z XDR DRAM
Sygnalizacja
Oprócz wyższej częstotliwości taktowania (do 800 MHz), różnicowe linie danych XDR2 przesyłają dane z 16-krotnością częstotliwości zegara systemowego, przesyłając 16 bitów na pin na cykl zegara. Ta „szesnastkowa szybkość transmisji danych” jest dwukrotnie większa niż mnożnik XDR 8×. Podstawowy rozmiar wybuchu również się podwoił.
W przeciwieństwie do XDR, polecenia pamięci są również przesyłane przez różnicowe łącza punkt-punkt z tak dużą szybkością transmisji danych. Szyna poleceń ma szerokość od 1 do 4 bitów. Mimo że każdy bit wymaga 2 przewodów, jest to wciąż mniej niż 12-przewodowa magistrala żądań XDR, ale musi rosnąć wraz z liczbą adresowanych układów.
Mikro-gwintowanie
Istnieje podstawowy limit częstotliwości pobierania danych z aktualnie otwartego wiersza. Zwykle jest to 200 MHz dla standardowej pamięci SDRAM i 400–600 MHz dla wysokowydajnej pamięci graficznej. Rosnące prędkości interfejsu wymagają pobierania większych bloków danych, aby interfejs był zajęty bez naruszania wewnętrznego limitu częstotliwości pamięci DRAM. Przy 16 × 800 MHz utrzymanie się w zakresie szybkości dostępu do kolumny 400 MHz wymagałoby 32-bitowego transferu seryjnego. Pomnożone przez 32-bitowy układ daje to minimalne pobranie 128 bajtów, co jest niewygodnie duże dla wielu aplikacji.
Typowe układy pamięci są wewnętrznie podzielone na 4 ćwiartki, przy czym lewa i prawa połowa są podłączone do różnych połówek magistrali danych, a górna lub dolna połowa jest wybierana według numeru banku. (Tak więc w typowej 8-bankowej pamięci DRAM byłyby 4 półbanki na kwadrant.) XDR2 pozwala na niezależne adresowanie każdego kwadrantu, więc dwie połówki szyny danych mogą pobierać dane z różnych banków. Dodatkowo dane pobierane z każdego półbanku to tylko połowa tego, co jest potrzebne do zapełnienia szyny danych; dostęp do górnego półbanku musi być przeplatany z dostępem do niższego półbanku.
To skutecznie podwaja liczbę banków i zmniejsza minimalny rozmiar dostępu do danych czterokrotnie, aczkolwiek z ograniczeniem, że dostępy muszą być równomiernie rozłożone we wszystkich 4 ćwiartkach.
Linki zewnętrzne
- XDR2 DRAM w Rambus Strona główna
- Rambus przedstawia interfejs pamięci XDR(TM) nowej generacji; 8 GHz XDR2 DRAM z mikrowątkowością zapewnia bezprecedensowe możliwości graficzne
- Rambusa XDR2