Specman
Specman to narzędzie EDA , które zapewnia zaawansowaną automatyczną weryfikację funkcjonalną projektów sprzętowych. Zapewnia środowisko do pracy, kompilowania i debugowania środowisk testbench napisanych w języku e Hardware Verification Language . Specman oferuje również zautomatyzowane generowanie stanowisk testowych w celu zwiększenia produktywności w kontekście weryfikacji bloków, chipów i systemów.
Samo narzędzie Specman nie zawiera symulatora HDL (dla języków projektowania, takich jak VHDL lub Verilog ). Aby symulować e-testbench z projektem napisanym w VHDL/Verilog, Specman musi być uruchamiany w połączeniu z oddzielnym narzędziem do symulacji HDL. Specman to funkcja nowego symulatora Cadence Xcelium, w którym ściślejsza integracja produktu zapewnia zarówno szybsze działanie, jak i możliwości debugowania niedostępne w innych symulatorach HDL. Zasadniczo Specman może współsymulować z dowolnym symulatorem HDL obsługującym standardowy interfejs PLI lub VHPI, takim jak VCS firmy Synopsys lub Questa firmy Mentor.
Historia
Specman został pierwotnie opracowany w Verisity, izraelskiej firmie, która została przejęta przez Cadence 7 kwietnia 2005 r.
Jest teraz częścią pakietu weryfikacji funkcjonalnej Cadence.