Lista procesorów architektury MIPS
To jest lista procesorów , które implementują architekturę zestawu instrukcji MIPS , posortowana według roku, rozmiaru procesu , częstotliwości, obszaru matrycy i tak dalej. Te procesory zostały zaprojektowane przez firmy Imagination Technologies , MIPS Technologies i inne. Wyświetla przegląd procesorów MIPS z wydajnością i funkcjonalnością w porównaniu z możliwościami nowszych rodzin MIPS Aptiv.
Systemy komputerowe MIPS/Technologie MIPS
Wersja MIPS | Edytor | Rok | Proces (nm) | Częstotliwość (MHz) | Tranzystory (miliony) | Powierzchnia matrycy (mm 2 ) | Liczba pinów | Moc (W) | Napięcie (V) | D. pamięć podręczna (KB) | I. pamięć podręczna (KB) | MMU | Pamięć podręczna L2 | Pamięć podręczna L3 | Cechy |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
MIPS I | 2000 R | 1985 | 2000 | 8 do 16.67 | 0,11 | 80 | 64 zewnętrzne | 64 zewnętrzne | nic | nic | Rurociągi 5-stopniowe, FPU: 2010 | ||||
3000 R | 1988 | 1200 | 16.67 do 40 | 0,11 | 40 | 145, 172 | 4 | 32-256 zewnętrzne | 32-256 zewnętrzne | 0-1 MB zewnętrzny | nic | tyle samo co R2000; FPU: 3010 | |||
MIPS II | R6000 | 1990 | 60 do 66 | zewnętrzny | zewnętrzny | nic | nic | 32-bitowy rozmiar rejestru, 36-bitowy adres fizyczny, FPU | |||||||
MIPS III | 4000 R | 1991 | 800 | 100 | 1.35 | 213 | 179 | 15 | 5 | 8 | 8 | Zewnętrzne 128 KB do 4 MB | nic | ||
4400 R | 1992 | 600 | 100 do 250 | 2.3 | 186 | 179 | 15 | 5, 3.3 | 16 | 16 | Zewnętrzne 128 KB do 4 MB | nic | |||
4200 R | 1993 | 600 | 80 | 1.3 | 81 | 179 | 1,8-2,0 | 3.3 | 8 | 16 | Zewnętrzne 128 KB do 4 MB | nic | skalarny z pięciostopniowym klasycznym potokiem RISC | ||
R4300i | 1995 | 350 | 100 / 133 | 45 | 120 | 2.2 | 3.3 | nic | |||||||
4600 R | 1994 | 640 | 100 / 133 | 2.2 | 77 | 179 | 4.6 | 5 | 16 | 16 | 512 KB zewnętrzne | nic | |||
4650 R | 1994 | 640 | 133 / 180 | 2.2 | 77 | 179 | 4.6 | 5 | 16 | 16 | 512 KB zewnętrzne | nic | |||
4640 zł | 1995 | 640 | 179 | nic | |||||||||||
4700 R | 1996 | 500 | 100 do 200 | 2.2 | 179 | 16 | 16 | Zewnętrzny | nic | ||||||
MIPS IV | 5000 R | 1996 | 350 | 150 do 200 | 3.7 | 84 | 223 | 10 | 3.3 | 32 | 32 | 1MB zewnętrzny | nic | ||
7000 RM | 1998 | 250, 180, 130 | 250 do 600 | 18 | 91 | 304 | 10, 6, 3 | 3,3, 2,5, 1,5 | 16 | 16 | 256KB wewnętrzny | 1MB zewnętrzny | |||
R8000 | 1994 | 700 | 75 do 90 | 2.6 | 299 | 591 | 30 | 3.3 | 16 | 16 | 4 MB zewnętrzne | nic | superskalarny , do 4 instrukcji na cykl | ||
10000 R | 1996 | 350, 250 | 150 do 250 | 6.7 | 350 | 599 | 30 | 3.3 | 32 | 32 | 512 KB – 16 MB zewnętrzne | nic | |||
R12000 | 1998 | 350, 250 | 270 do 360 | 7.15 | 229 | 600 | 20 | 4 | 32 | 32 | 512 KB – 16 MB zewnętrzne | nic | jednoukładowy 4-emisyjny superskalar | ||
R12000A | 2000 | 180 | 400 | nic | |||||||||||
14000 R | 2001 | 130 | 500 | 7.2 | 204 | 527 | 17 | 32 | 32 | 512 KB – 16 MB zewnętrzne | nic | ||||
R14000A | 2002 | 130 | 600 | 17 | 32 | 32 | nic | ||||||||
16000 R | 2003 | 110 | 700 do 1000 | 20 | 64 | 64 | 512 KB – 16 MB zewnętrzne | nic | |||||||
R16000A | 2004 | 110 | 800 do 1000 | 64 | 64 | nic | |||||||||
R18000 | 2001 | 130 | 1.2 | 1 MB | nic | był planowany, ale nie wyprodukowany | |||||||||
MIPS V | H1 „Bestia” | nic | był planowany, ale nie wyprodukowany | ||||||||||||
H2 „Kapitan” | nic | był planowany, ale nie wyprodukowany | |||||||||||||
MIPS32 | 4K | 1999 | 180 | 167 | 2.5 | nic | |||||||||
4KE | 90 | 420 | 1.2 | nic | |||||||||||
24 tys | 2003 | 130, 65, 40 | 400 (130 nm) 750 (65 nm) 1468 (40 nm) | 0,83 | od 0 do 64 | od 0 do 64 | Zewnętrzne 4–16 MB | nic | |||||||
24KE | 2003 | 130, 65, 40 | nic | ||||||||||||
34 tys | 2006 | 90, 65, 40 | 500 (90 nm) 1454 (40 nm) | nic | |||||||||||
74 tys | 2007 | 65 | 1110 | 2.5 | od 0 do 64 | od 0 do 64 | nic | ||||||||
1004 tys | 2008 | 65 | 1100 | 4.7 | od 8 do 64 | od 8 do 64 | nic | ||||||||
M14K | 2009 | 130 | 200 | nic | MicroMIPS | ||||||||||
1074 tys | 2010 | 40 | 1500 | nic | |||||||||||
1074Kf | 2010 | 40 | nic | Zmiennoprzecinkowy | |||||||||||
microAptiv | 2012 | 90, 65 | od 8 do 64 | od 8 do 64 | nic | ||||||||||
interAptiv | 2012 | od 4 do 64 | od 4 do 64 | do 8 MB wewnętrznej | nic | ||||||||||
proAptiv | 2012 | 32 lub 64 | 32 lub 64 | do 8 MB wewnętrznej | nic | ||||||||||
MIPS64 | 5 tys | 1999 | |||||||||||||
20 tys | 2000 | ||||||||||||||
Wersja MIPS | Edytor | Rok | Proces (nm) | Częstotliwość (MHz) | Tranzystory (miliony) | Powierzchnia matrycy (mm 2 ) | Liczba pinów | Moc (W) | Napięcie (V) | D. pamięć podręczna (KB) | I. pamięć podręczna (KB) | MMU | Pamięć podręczna L2 | Pamięć podręczna L3 | Cechy |
Technologie wyobraźni
MIPS Technologies została przejęta 17 grudnia 2012 roku przez Imagination Technologies . Od tego czasu firma Imagination Technologies wprowadziła następujące procesory.
Imagination Technologies sprzedało prawa do procesora MIPS firmie Tallwood MIPS Inc w 2017 r. MIPS Technologies zostało przejęte przez Wave Computing w 2018 r., Gdzie „MIPS działa jako jednostka biznesowa zajmująca się licencjonowaniem IP”.
Procesor klasy P Warrior został ogłoszony 14 października 2013 r.
Rdzenie procesora IP wchodzące w skład rodziny MIPS Series5 „Warrior” są oparte na MIPS32 wersja 5 i MIPS64 wersja 6 i będą dostępne w trzech klasach wydajności i funkcji:
- „Warrior M-class”: podstawowe rdzenie MIPS do aplikacji wbudowanych i mikrokontrolerów, postęp z popularnej rodziny microAptiv
- „Warrior I-class”: bogate w funkcje procesory MIPS średniej klasy, będące kontynuacją wysoce wydajnej rodziny interAptiv. Model I6400 z 64-bitowym rdzeniem został wprowadzony na rynek we wrześniu 2014 r.
- „Warrior klasy P”: wysokowydajne procesory MIPS oparte na rodzinie proAptiv
Wersja MIPS | poziom | Edytor | Rok | Proces (nm) | Częstotliwość (GHz) | Tranzystory (miliardy) | Powierzchnia matrycy (mm 2 ) | Liczba pinów | Moc (W) | Napięcie (V) | D. pamięć podręczna (KB) | I. pamięć podręczna (KB) | MMU | Pamięć podręczna L2 | Pamięć podręczna L3 | Cechy |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
MIPS32 wydanie 5 | Wojownik-P | P5600 | 2013 | ? | 1,0 do 2,0 | ? | ? | ? | ? | ? | 32/64 | 32/64 | Tlb | Do 8 MB na zewnątrz | nic | VZ, MSA |
Wojownik-M | M5100 | 2014 | 65/28 | 0,1 do 0,497 | ? | 0,04 do 0,77 | ? | nic | nic | FMT | nic | nic | VZ | |||
Wojownik-M | M5150 | 2014 | 65/28 | 0,372/0,576 | ? | 0,89/0,26 | ? | do 64 | do 64 | TLB | nic | nic | VZ | |||
MIPS64 wydanie 6 | Wojownik-P | P6600 | 2015 | 28 | Do 2,0 | ? | ? | ? | ? | ? | 32/64 | 32/64 | TLB | 0,5 - 8 MB zewnętrzne | nic | SMT, VZ |
Wojownik-I | I6400 | 2014 | 28 | 1.0 | ? | 1/rdzeń | ? | ? | ? | 32/64 | 32/64 | TLB | 0,5 - 8 MB zewnętrzne | nic | SMT, VZ | |
Wojownik-M | M6200 | 2015 | 65/40/28 | do 0,750 | ? | 0,19 | ? | nic | nic | FMT | nic | nic | ||||
Wojownik-M | M6250 | 2015 | 65/40/28 | do 0,750 | ? | 0,23 | ? | do 64 | do 64 | TLB | nic | nic | XPA | |||
Wersja MIPS | poziom | Edytor | Rok | Proces (nm) | Częstotliwość (GHz) | Tranzystory (miliardy) | Powierzchnia matrycy (mm 2 ) | Liczba pinów | Moc (W) | Napięcie (V) | D. pamięć podręczna (KB) | I. pamięć podręczna (KB) | MMU | Pamięć podręczna L2 | Pamięć podręczna L3 | Cechy |
Inni projektanci
Wiele firm licencjonowało architekturę MIPS i opracowało własne procesory.
Wersja MIPS | Właściciel | Edytor | Cechy | Rok | Proces (nm) | Częstotliwość (MHz) | Tranzystory (miliony) | Rozmiar matrycy (mm 2 ) | Liczba pinów | Moc (W) | Napięcie (V) | D. pamięć podręczna (KB) | I. pamięć podręczna (KB) | MMU | Pamięć podręczna L2 | Pamięć podręczna L3 |
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
MIPS I | Lexra | LX4080, LX4180, LX4280, LX5280, LX8000 | ||||||||||||||
MIPS II | НИИСИ РАН | KOMDIV-32 | ||||||||||||||
MIPS III | Sony Computer Entertainment + Toshiba | Silnik emocji | ||||||||||||||
НИИСИ РАН | KOMDIV-64 | |||||||||||||||
MIPS32 | Alchemia Półprzewodnik | Au1 | ||||||||||||||
Broadcom | BMIPS3000 | |||||||||||||||
BMIPS4000 | ||||||||||||||||
BMIPS5000 | 1300 | |||||||||||||||
BCM53001 | 65 | 400 | 32 | 32 | ||||||||||||
BCM1255 | ||||||||||||||||
Ingeniczny półprzewodnik | XWybuch 1 | pojedynczy problem, 8-etapowy rurociąg | 2005 | 180, 130, 64, 40 | 240 | 0,15 | 1.8 | 16 | 16 | Tak | nic | nic | ||||
MIPS64 | SiByte | SB1 | ||||||||||||||
Broadcom | BCM1125H | 400-800 | 4 W przy 400 MHz | 32 | 32 | Tak | 256KB | |||||||||
BCM1255 | Dwurdzeniowy, DDR2, 4× Gigabit LAN | 800-1200 | 13 W przy 1 GHz | 32 | 32 | Tak | 512 kB | |||||||||
kawior | Octeon: CN30xx, CN31xx, CN36xx, CN38xx | 2006 | ||||||||||||||
Octeon Plus: CN5xxx | 2007 | |||||||||||||||
Octeon II: CN6xxx | 2009 | |||||||||||||||
Octeon III: CN7xxx | 2012 | |||||||||||||||
Ingeniczny półprzewodnik | XBurst 2 | podwójne wydanie / dwuwątkowy | 2013 | 40 | 240 | 0,15 | 1.8 | 16 | 16 | Tak | nic | nic | ||||
NEC | VR4305 | |||||||||||||||
VR4310 | ||||||||||||||||
Półprzewodniki NXP | ?? | |||||||||||||||
?? | ||||||||||||||||
CAS: ICT | jeszcze nic | |||||||||||||||
?? | ||||||||||||||||
Wersja MIPS | Właściciel | Edytor | Cechy | Rok | Proces (nm) | Częstotliwość (MHz) | Tranzystory (miliony) | Rozmiar matrycy (mm 2 ) | Liczba pinów | Moc (W) | Napięcie (V) | D. pamięć podręczna (KB) | I. pamięć podręczna (KB) | MMU | Pamięć podręczna L2 | Pamięć podręczna L3 |
Inny
- PhysX P1 — wielordzeniowa jednostka przetwarzania fizyki zawierająca rdzenie MIPS